臺積電將稱霸晶圓代工5年 3D封裝是未來新挑戰
關鍵詞: 臺積電 處理器 芯片代工 半導體產業 晶片 英特爾
臺積電5nm下半年將強勁成長,3nm預計2022年量產,并已研發2nm,工研院產科國際所研究總監楊瑞臨認為,臺積電制程5年內將稱霸晶圓代工業,3D封裝是新挑戰。
全球芯片巨擘英特爾(Intel)7nm制程進度延遲,并可能釋出委外代工訂單;同時,手機芯片廠高通(Qualcomm)也傳出5nm處理器可能自三星(Samsung)轉由臺積電代工生產,讓臺積電制程領先地位成為市場近期關注焦點。
臺積電繼7nm制程于2018年領先量產,并在強效版7nm制程搶先導入極紫外光(EUV)微影技術,5nm制程在今年持續領先量產,下半年將強勁成長,貢獻全年約8%業績。
臺積電3nm制程技術開發順利,將沿用鰭式場效電晶體(FinFET)技術,預計2022年下半年量產,臺積電有信心3nm制程屆時仍將是半導體業界最先進的技術。
為確保制程技術持續領先,臺積電2019年已領先半導體產業研發2nm制程技術,臺積電目前尚未宣布量產時間,不過,依臺積電每2年推進一個世代制程技術推算,2nm可望于2024年量產。
楊瑞臨分析,盡管臺積電2nm制程將自過去的FinFET技術,改采環繞閘極(GAA)技術,臺積電2nm制程仍可望維持領先地位,以目前情況看來,臺積電制程技術將再稱霸晶圓代工業至少5年。
只是制程微縮技術即將面臨物理瓶頸,且價格成本越來越高,楊瑞臨說,3D堆疊先進封裝技術將更趨重要,相關設備與材料問題都有待解決,這也是臺積電的新挑戰。
楊瑞臨表示,臺積電在先進封裝領域著墨多時,自2016年推出InFO封裝技術后,至2019年已發展至第5代整合型扇出層疊封裝技術(InFO-PoP)及第2代整合型扇出暨基板封裝技術(InFO_oS),并開發第5代CoWoS。
此外,臺積電開發系統整合晶片SoIC,以銅到銅結合結構,搭配矽導孔(TSV)實現3D IC技術,將提供延續摩爾定律的機會。
楊瑞臨認為,臺積電在先進封裝領域仍將領先對手三星。外資并預期,先進封裝將是臺積電筑起更高的技術與成本門檻,拉大與競爭對手差距的關鍵。
